INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Umwandlung von Ticks in Sec und Übertragung an Host



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

11.01.2019, 14:12 (Dieser Beitrag wurde zuletzt bearbeitet: 11.01.2019 14:16 von GerdW.)
Beitrag #12

GerdW Offline
______________
LVF-Team

Beiträge: 17.412
Registriert seit: May 2009

LV2021
1995
DE_EN

10×××
Deutschland
RE: Umwandlung von Ticks in Sec und Übertragung an Host
Hallo Andy,

Zitat:Ich fände es toll, wenn Ihr den Code kommentieren könntet. Gibt es noch was, was Euch auffällt was man verbessern kann?
- Du speicherst einen U64-Wert im Time-Memory, den du zuerst (recht umständlich, warum kein Join) aus 2 U32-Werte bildest und später dann wieder in 2 U32 aufsplittest. Warum speicherst du nicht einfach 2 U32-Werte im Memoryblock?
- Bei Verwendung von 2 U32-Werten für TIME könntest du in der AI-Loop auch mit U32-Werten arbeiten und massig Bits/Fabric einsparen…
- Andererseits verwendest du immer U64 für den TIME-Wert, machst den Vergleich im AO-Teil aber aufwendig mit 2 U32…
- Die Berechnung des SyncAlarm ist auch etwas RubeGoldberg: Ersetze das "=0" durch "<>0" und das Select durch ein AND…

Zitat:CLA Evaluation: Style 10/10
Echt? Versteckte Drähte…

Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
30
Antwort schreiben 


Nachrichten in diesem Thema
RE: Umwandlung von Ticks in Sec und Übertragung an Host - GerdW - 11.01.2019 14:12

Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Kommunikation zwischen FPGA und Host skar 13 13.540 09.09.2014 14:08
Letzter Beitrag: skar
  Host to Target DMA-Kanal Problem stefan360 3 4.870 21.01.2014 19:32
Letzter Beitrag: GerdW
  Messwerte vom NI 9222 in Host-VI übertragen LabVIEWNutzer 1 4.558 15.10.2013 07:00
Letzter Beitrag: Y-P
  Host VI startet die FPGA VI nicht robert_bors 8 7.896 08.07.2013 18:18
Letzter Beitrag: Holy
  DMA FIFO Host to FPGA Transfer funktioniert nicht robert_bors 3 6.306 04.07.2013 13:19
Letzter Beitrag: robert_bors
  cRIO 9074 - FPGA, RT, Host Kommunikation Troy.mc.Lure 3 5.974 11.03.2013 19:05
Letzter Beitrag: jg

Gehe zu: