INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Dieses Thema hat akzeptierte Lösungen:

Kommunikation zwischen FPGA und Host



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

03.09.2014, 09:12
Beitrag #9

GerdW Offline
______________
LVF-Team

Beiträge: 17.521
Registriert seit: May 2009

LV2019 (LV2021)
1995
DE_EN

10×××
Deutschland
RE: Kommunikation zwischen FPGA und Host

Akzeptierte Lösung

Hallo Nils,

Zitat:Es macht also gar keinen Sinn Controls (bis auf das auch wichtige Debugging) in einem FPGA VI zu haben, weil sich daran auch nichts mehr ändert?!
Falsch. Controls/Indicator im FPGA-VI sind die einfachste Methode, um Daten mit einem Host-VI auszutauschen. Nur erfolgt dieser Datenaustausch programmatisch über "Read/Write Control"-Methoden-Aufrufe!

So sieht das z.B. aus:
   
Wichtig im Bild ist die FPGA-Referenz und die ReadWriteControl-Methode, mit der ein Control im FPGA-VI namens "AO0-3" beschrieben wird…

Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Antwort schreiben 


Nachrichten in diesem Thema
RE: Kommunikation zwischen FPGA und Host - GerdW - 03.09.2014 09:12

Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Umwandlung von Ticks in Sec und Übertragung an Host derandyk 11 12.922 11.01.2019 14:12
Letzter Beitrag: GerdW
  Langsame Datenübertragung zwischen cRIO9035 und FPGA auf NI9144 tobsen30 2 6.249 01.03.2018 18:37
Letzter Beitrag: tobsen30
  RS485 Kommunikation auf FPGA Basis - cRio Nullstrom 8 11.908 02.12.2016 08:44
Letzter Beitrag: Nullstrom
  Sind Referenzen auf FPGA-Variablen in FPGA vi möglich? Felix777 2 8.604 26.10.2015 20:41
Letzter Beitrag: Felix777
  Kommunikation über DMA zwischen FPGA und RT: FIFO nur für 3 ms füllen Rostra 9 11.598 18.06.2015 06:17
Letzter Beitrag: Rostra
  FPGA oder FIFO sendet nur Integer zwischen -5 und 5 gibsonuser 5 9.703 20.04.2015 13:29
Letzter Beitrag: BNT

Gehe zu: