INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Gating von DAQ Hardware (hier: Sample Trigger)



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

27.05.2014, 23:05
Beitrag #3

Novgorod Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 65
Registriert seit: Oct 2008

2016
2006
EN

0
Sonstige
RE: Gating von DAQ Hardware (hier: Sample Trigger)
Ok, diese settling time beschreibt ja quasi wie "schnell" der ADC bei welcher Präzision misst (davon ausgehend, dass sich der analoge Wert von einem sample zum nächsten stark ändert). Im Falle einer 6321-Karte könnte man also bis 140kS/s mit 1 LSB Genauigkeit messen - 250kS/s ist als maximale Samplerate angegeben, also klingt das halbwegs plausibel.

Ich wollte allerdings wissen, wie die Messung eines einzelnen samples genau getimet wird. Ich gehe davon aus, dass der ADC beim sample-trigger-Puls angeschmissen wird und das Signal integriert (also "settlet") bis der nächste sample-trigger-Puls kommt (stimmt das?). Dazwischen muss es doch sicher eine (kurze) Auslese-/Umschalt-/Totzeit oder was auch immer geben...
Das wäre alles irrelevant, wenn das Signal, das man samplen will, eine geringere Bandbreite als die Samplingrate hätte. In meinem Fall trifft das aber nicht zu. Das Signal besteht aus quasi-konstanten Pegeln (Plateaus), die sich alle 100µs rapide und zufällig ändern (was zu messen gilt). Die Änderung nimmt nur <20µs des 100µs-Intervalls in Anspruch und dieser kurze Bereich darf beim samplen nicht mitintegriert werden, weil es die Messung des Plateaus (in den restlichen >80µs) unvorhersagbar verfälschen würde. Zum zu messenden Signal gibt es ein synchrones 10kHz Triggersignal (250ns Pulse), das ich hier als sample-clock benutzen würde. Allerdings wäre es erforderlich, eine Totzeit o.ä. zwischen den sample-clock-Pulsen einzuführen, in der der ADC nicht integrieren darf (eben eine Art gegatete Messung) - bloß den Trigger relativ zum Signal zeitlich zu verschieben reicht nicht aus. Am sinnvollsten wäre es, z.B. eine zeitlich verschobene Replik des Triggersignals als "ADC-stop" zu nutzen (während ein sample-clock-Puls ja den "ADC-start" gibt), aber so eine Funktion ist mir nicht bekannt...
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
30
Antwort schreiben 


Nachrichten in diesem Thema
RE: Gating von DAQ Hardware (hier: Sample Trigger) - Novgorod - 27.05.2014 23:05

Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Sample-Modus und Interface Christoph1993 1 2.541 13.11.2019 11:01
Letzter Beitrag: jg
Sad Frequenz und analoge Signale mit der gleichen Sample Anzahl messen DM_94 7 5.469 13.09.2018 14:52
Letzter Beitrag: Lucki
  Pre-Trigger auf aktuellen Trigger-Kanal einsetzen yowa 0 4.528 22.02.2016 15:58
Letzter Beitrag: yowa
  Sample Clock Management Florian Sim 2 4.603 23.03.2015 17:18
Letzter Beitrag: Florian Sim
  DAQ-Assistent - Rate, Sample-ANzahl, etc = Verwirrung zig 17 14.263 08.07.2014 13:14
Letzter Beitrag: zig
  Sample Anzahl lesen / Timing samuel 13 13.092 20.02.2014 10:18
Letzter Beitrag: samuel

Gehe zu: